华为各个赛题的答疑邮箱都不一样,请留意勿发错。
华为赛题专项奖设置:
华为企业命题专项奖专门用于奖励选择华为企业命题的赛队,华为企业命题专项奖是初赛奖,由企业专家评出。入围决赛的参赛队伍继续参加大赛决赛奖项评比,与初赛奖项互不冲突。
华为专项奖设:
华为-创芯大赛人才招聘政策:
华为公司鼓励部门从创芯大赛获奖学生中挖掘人才,并在招聘中提供quickpass政策。参加创芯大赛的获奖学生,投递芯片类岗位:
华为赛题文档下载:
https://cpipc.acge.org.cn/sysFile/downFile.do?fileId=2e69760b505c40bbb83595f44228a592
华为赛题视频讲解:
正在上线「中国研究生创芯大赛」B站
赛题描述及要求(基础):
赛题评审得分点:
赛题输出要求:
赛题一:5~7G高线性度TX设计-专家答疑邮箱:
fankai1@huawei.com
赛题一:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998748557681410048
赛题描述及要求:
赛题评审得分点:
赛题输出要求:
赛题二:高灵敏度能量收集系统设计 - 专家答疑邮箱:
fankai1@huawei.com
赛题二:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998750194513260544
描述及要求:
评审得分点:
输出要求:
赛题三:宽谱MUX_DEMUX设计 - 专家答疑邮箱:
liugonghai@hisilicon.com
赛题三:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998757766271225856
赛题描述:
赛题约束条件:
赛题优化目标:
赛题基础得分点:
赛题评审加分点:
赛题说明:
为了统一评价标准,在测试过程中,衡量节点和边规模的权重统一设置为1,划分数量设置为网表instance数量的2%、1%、0.5%、0.25%、0.1%、0.05%、0.02%和0.01%,划分规模上界为 instance数量 / 划分数量,下界为0。注意,最终得分一方面取决于在基础得分点的表现,另一方面也取决于在加分点上的表现,是各方面的综合权衡。
赛题测试数据集:
OpenC906,https://github.com/T-head-Semi/openc906 该设计为开源设计,参赛选手可以自行将其编译成网表并执行物理设计流程,将得到的数据作为测试数据。
赛题附件c906.v:https://cpipc.acge.org.cn/sysFile/downFile.do?fileId=da2f3a7af73a40cc9abb2a7087703c89
赛题四:timing-path-aware物理设计划分 - 专家答疑邮箱:
liuyang169@hisilicon.com
赛题四:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998757896996577280
描述及要求:
1.选择任意一个模块:例如加密算法单元模块或者处理器CPU单元模块,可采用自实现的代码或开源代码;
2.深入分析RTL阶段侧信道泄露(功耗信息泄露)或故障注入产生(激光注入、电压毛刺注入等)的机理;
3.建立硅前RTL阶段的侧信道或故障注入仿真评估流程,侧信道攻击仿真或故障注入仿真至少完成一种;
4.理论分析仿真测评流程与实际芯片在侧信道攻击或故障注入攻击条件下的效果等价性;
5.在FPGA平台或者EDA 平台上进行仿真测试,来验证理论分析的结论;
6.仿真测试平台工具:EDA平台或者FPGA平台,不能借助实际的侧信道采集或故障注入工具、软件工具不限制;
评审得分点:
1.能够建立完整的硅前侧信道攻击或故障注入攻击仿真评估流程;
2.仿真测评方式与实际芯片在侧信道或故障注入条件下的效果等价性论述越清晰越合理得分越高;
3.需要在实际的仿真平台上进行验证:例如FPGA平台或EDA平台;
输出要求:
1.硅前侧信道攻击仿真及故障注入攻击仿真的评估流程文档、分析文档、攻击脚本等文件;
2.实现代码以及实验数据;
赛题五:硅前开发阶段侧信道攻击/故障注入攻击的模型设计及分析仿真测评 - 专家答疑箱:
maoshaowu@huawei.com
赛题五:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998757879707656192
题目介绍
要求设计一款高精度基准源,包含电压基准与电流基准,需要综合考虑工艺选型、功耗、面积、可靠性等全方面的约束,并且在全corner/MC下方案验证通过;主要考察设计人员基础电路设计能力、电路指标分解、关键参数计算等能力。
端口名 |
类型 |
端口说明 |
AVDD12 |
INOUT |
1.2V电源(模拟电源) |
VDD075 |
INOUT |
0.75V电源(数字电源) |
AGND |
INOUT |
地电平 |
PD |
IN |
0.75V电源域控制信号;高电平:PD;低电平:work; |
CLK_10M |
IN |
10MHz输入时钟信号 |
VREF08 |
OUT |
零温输出电压,0.8V |
IBP10U |
OUT |
零温系数输出电流,10uA,PMOS管输出 |
IBP10U_PTAT |
OUT |
正温系数输出电流,10uA,PMOS管输出 |
VBP |
INOUT |
内部反馈环路断点,配合VBPX一起使用,用于环路稳定性仿真 |
VBPX |
INOUT |
内部反馈环路断点,配合VBP一起使用,用于环路稳定性仿真 |
PVT验证收标准
根据PVT要求,每个仿真case遍历以下组合
(1)Process: SS FF TT FS SF
(2)AVDD12: 1.14 1.2 1.32
(3)VDD075:0.675 0.75 0.825
(4)Temperature: -40度 55度 125度
规格及验收场景说明
参数 |
测试条件 |
Min |
Typ |
Max |
Unit |
评分 |
|
电源电压 |
AVDD12 |
1.14 |
1.2 |
1.32 |
V |
条件 |
|
VDD075 |
0.675 |
0.75 |
0.825 |
V |
条件 |
||
工作温度 |
Temp |
-40 |
55 |
125 |
oC |
条件 |
|
正常工作模式输出电压 (10分) |
档位 |
VREF08 |
|
0.8 |
|
V |
±3%,10分, ±5%,,6分, 不满足,0分 |
精度 |
Δvout |
-5 |
|
+5 |
% |
||
输出偏置电流 (10分) |
IBP10U_PTAT |
PVT |
5u |
10u |
20u |
uA |
5分 |
IBP10U |
PVT |
9.5 |
10 |
10.5 |
uA |
±3%,5分, ±5%,3分, 不满足,0分 |
|
VREF08 PSRR (MC仿真4 sigma) (20分) |
10Hz |
|
-60 |
-30 |
dB |
< -60, 10分 < -30, 5分 > -30,0分 |
|
10kHz |
|
-50 |
-40 |
< -50, 5分 < -40, 3分 > -40,0分 |
|||
1MHz |
|
-13 |
-9 |
< -13, 5分 <-9, 2分 >-9,0分 |
|||
VREF08 NOISE ( 20分) |
100Hz |
|
11000 |
13000 |
nV/sqrt(Hz) |
<11000, 5分 <13000, 3分 不满足,0分 |
|
1kHz |
|
4000 |
4500 |
<4000, 5分 <4500, 3分 不满足,0分 |
|||
10kHz |
|
1500 |
2000 |
<1500, 5分 <2000, 3分 不满足,0分 |
|||
>100kHz |
|
500 |
600 |
<500, 5分 <600, 3分 不满足,0分 |
|||
环路稳定性 (10分) |
Phase Margin |
40 |
50 |
|
度 |
>50, 5分 >40, 3分 不满足,0分 |
|
简并点 (5分) |
|
1 |
|
个 |
满足5分, 不满足0分 |
||
功耗 (10分) |
正常工作模式 (5分) |
AVDD12 |
|
100 |
200 |
uA |
<100,3分 <200, 2分 不满足,0分 |
VDD075 |
|
8 |
10 |
uA |
<8,2分 <10, 1分 不满足,0分
|
||
PD (5分) |
AVDD12 |
|
10 |
20 |
uA |
<10,3分 <20, 2分 不满足,0分 |
|
VDD075 |
|
0.5 |
1 |
uA |
<0.5,2分 <1, 1分 不满足,0分 |
||
面积(10分) |
总面积为xx mm2 ,按照达成比例/面积排名得分; |
||||||
可靠性(10分) |
PVT下可靠性仿真,要求Aging全部通过 5分,Dynamic-EOS 仿真通过 5分; |
输出要求
附:FAQ:
1、功耗测试条件里分的AVDD和DVDD是指模拟模块功耗和数字模块功耗,这样理解对吗?
答复:是的,提供一个模拟1.2V电源用来给BG供电,提供一个0.75V是系统数字的电源,数字电源用来电路内部控制逻辑电源。
2、功耗<200得3分,功耗<100得两分,这个是不是写反了?
答复:题目打印错误,已更正:<100得3分,功耗<200得2分。
3、赛题六的带隙,能否使用triming?如果可以使用triming的话,是不是意味着可以增加电路的端口,用来实现triming?
答复:该电路无预留trim档位设计,不能增加端口PIN。
4、高精度基准源设计中,10MHz输入时钟信号起什么作用。
答复:10M时钟信号根据电路架构选用,选用架构可以达成指标的,可以不使用。
5、版图面积是否包含PIN。
答复:版图面积只包含BG core,不包含PIN/ESD等其他相关面积,不需要考虑外围设计。
6、面积如何评价。
答复:面积根据所有考生达成面积的排名给分数,希望大家能争取面积竞争力。
7、是否所有端口都要用到;
答复:根据选用架构选用端口,没有明确规定必须要用所有端口。
8、比赛是否只根据spec得分?结构创新点是否能加分?
答复:当前只根据SPEC得分,有效的架构创新和相关优化措施可以在SPEC或者面积等方面体现。
9、赛题要求不允许使用所选PDK之外的任何理想元件,那么TB中电路端口的输入信号,如电流/电压/时钟信号是需要搭建相关电路么?
答复:电路中不允许使用理想元器件,电路指的是交付搭建的电路。TB中可以使用任何器件来辅助仿真。
10、SPEC中对VREF08和IBP10U精度的要求为±3%是修调之前的精度要求吗?
答复:该考题未规划修调措施;±3%即使最终达成目标。
赛题六-高精度基准源设计专家答疑邮箱:
baiwenbin@huawei.com
赛题六:赛题讲解&交流讨论互动社区链接::https://www.chaspark.com/#/races/competitions/998761939822751744
简要介绍:
描述及要求:
评审得分点:
输出要求:
输入/输出文件格式说明:
定义有向图的文件由三部分组成:
1.1 坐标边界:
minx miny maxx maxy
// 图的坐标边界,位于文件第一行,图中任意坐标(x,y), 满足 minx <= x <= maxx, miny <= y <= maxy (minx miny maxx maxy均为自然数)
1.2 节点序号范围:
minvert maxvert
// 每个坐标位置的节点序号范围,位于文件第二行。图中任意节点可以用(x,y,v)表示, (x,y)为其平面坐标, v为其在(x,y)位置的节点序号, 满足 minvert <= v <= maxvert (minvert maxvert均为自然数)
1.3 边(可能存在多条):
// 任意边的权重为其首尾节点坐标的曼哈顿距离,e.g. 边e0的首尾结点v0, v1坐标分别为(x0, y0)和(x1, y1),则e0的权重为|x0-x1|+|y0-y1|
s d dx dy
// 任意坐标(x,y)的s号节点(x,y,s)连接到(x+dx,y+dy)的d号节点(x+dx,y+dy,d), 始末节点坐标都位于图的边界内 (s d为自然数, dx dy为整数, 该边权重为|dx|+|dy|)
// 提示:节点间的连接关系在平面坐标上具有周期性
1.4 简单示例:
//////////////////////////////////////////////////////////////////////////
example.graph (实际文件中没有注释)
0 0 4 4 // 0<=x<=4, 0<=y<=4
0 2 // 0<=v<=2
0 1 2 2 // 表示的边: (0,0,0)->(2,2,1), (0,1,0)->(2,3,1), (0,2,0)->(2,4,1), (1,0,0)->(3,2,1), (1,1,0)->(3,3,1), (1,2,0)->(3,4,1), (2,0,0)->(4,2,1), (2,1,0)->(4,3,1), (2,2,0)->(4,4,1)
1 0 -2 -3 // 表示的边: (2,3,1)->(0,0,0), (2,4,1)->(0,1,0), (3,3,1)->(1,0,0), (3,4,1)->(1,1,0), (4,3,1)->(2,0,0), (4,4,1)->(2,1,0)
2 1 0 0 // 表示的边: (0,0,2)->(0,0,1), (0,1,2)->(0,1,1), (0,2,2)->(0,2,1)......
//////////////////////////////////////////////////////////////////////////
图的拓扑关系固定不变, 除此以外, 问题的输入还包括起始/目标节点, 和图中各节点权重。 每个用例文件中包含多个问题,求解单个问题可按需使用多线程进行加速,多个问题需要串行执行(不可并行求解多个问题),每个用例文件的runtime单独统计。以下为一个简单示例:
/////////////////////////////////////////////////////////////////////////
example.input (实际文件中没有注释)
0 // 问题0
4 4 2 2 0 0 // 起始节点为(4,4,2), 目标节点为(2,0,0)
4 4 1 // 节点(4,4,1)权重为1
0 1 2 // 节点(0,1,2)权重为1
4 3 2 // 节点(4,3,2)权重为1
4 3 1 // 节点(4,3,1)权重为1
1 2 2 // 节点(1,2,2)权重为1
// 上面未出现的节点权重默认为0
1 // 问题1
4 0 2 2 4 0 // 起始节点为(4,0,2), 目标节点为(2,4,0)
4 4 1 // 节点(4,4,1)权重为1
0 2 2 // 节点(0,2,2)权重为1
// 上面未出现的节点权重默认为0
2 // 问题2
...
/////////////////////////////////////////////////////////////////////////
对于问题0, 可以在example.graph所表示的图中找到一条路径: (4,4,2)->(4,4,1)->(2,1,0)->(4,3,1)->(2,0,0). 由于(4,4,1)和(4,3,1)节点权重为1, (4,4,2)->(4,4,1)边权重为0, (4,4,1)->(2,1,0)边权重为5, (2,1,0)->(4,3,1)边权重为4, (4,3,1)->(2,0,0)权重为5, 这条路径的QoR为(5+4+5)+(1+1)*3=20.
以下为输出示例,需给出每个问题的路径
/////////////////////////////////////////////////////////////////////////
example.output
0 // 问题0
4 4 2 4 4 1 2 1 0 4 3 1 2 0 0
// 路径为(4,4,2)->(4,4,1)->(2,1,0)->(4,3,1)->(2,0,0)
1 // 问题1
......
/////////////////////////////////////////////////////////////////////////
用于测试的图和输入文件如下:
https://cpipc.acge.org.cn/sysFile/downFile.do?fileId=17a56e40dbb448e6a89c217d05375e96
https://cpipc.acge.org.cn/sysFile/downFile.do?fileId=38c84886d34346109191b2db1ff6651b
赛题七:高效的路径搜索算法设计 - 专家答疑邮箱:
jiangyiyang2@hisilicon.com
赛题七:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998761943928975360
描述及要求(基础):
设计一个满足300GBaud率应用的薄膜铌酸锂(TFLN)MZ调制器,关键指标要求如下:
评审得分点:
输出要求:
赛题八:300GB+高带宽TFLN调制器设计 - 专家答疑邮箱:
赛题八:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998761952446664704
描述及要求(基础):
评审得分点:
输出要求:
MZ负载等效S参数:
赛题九:光通信高带宽和高摆幅MZ DRV设计 - 专家答疑邮箱:
赛题九:赛题讲解&交流讨论互动社区链接:https://www.chaspark.com/#/races/competitions/998757888070041600
第七届中国研究生创芯大赛承办单位介绍
第七届中国研究生创“芯”大赛承办单位华中科技大学坐落于湖北省武汉市,是国家教育部直属重点综合性大学、国家“211工程”重点建设和“985工程”建设高校之一,也是首批“双一流”建设高校。学校校园占地7000余亩,园内树木葱茏,碧草如茵,绿化覆盖率72%,被誉为“森林式大学”。学校师资力量雄厚,并遵循“应用领先、基础突破、协调发展”的科技发展方略,构建起了覆盖基础研究层、高新技术研究层、技术开发层三个层次的科技创新体系。
华中科技大学集成电路学院以服务国家重大战略和区域经济发展为目标,承建集成电路科学与工程和电子科学与技术两个一级学科,电子科学与技术、集成电路设计与集成系统、微电子科学与工程三个国家一流本科专业,学院是全国同时拥有国家集成电路学院、国家集成电路产教融合创新平台、国家示范性微电子学院、国家集成电路人才培养基地、微电子学与固体电子学国家重点学科等集成电路领域五大国家级人才培养学科平台的6所高校之一。学院按照“国际视野、拔尖示范、协同育人、自主创芯、服务地方"的思路 ,通过人才培养、科学研究、学科建设“三位一体”,充分发挥产教融合优势,支撑和引领华中地区集成电路产业高速发展。
武汉东湖新技术开发区简称东湖高新区,又称中国光谷、简称光谷,于1988年创建成立,是中国首批国家级高新区、第二个国家自主创新示范区、中国(湖北)自由贸易试验区武汉片区,并获批国家光电子信息产业基地、国家生物产业基地、央企集中建设人才基地、国家首批双创示范基地等。 经过30多年的发展,东湖高新区综合实力和品牌影响力大幅提升,知识创造和技术创新能力提升至全国169个国家级高新区第一,成为全国10家重点建设的“世界一流高科技园区”之一。